引言
信號發生器又稱信號源或振蕩器,在生產實踐和科技領域中有著廣泛的應用。函數信號發生器的實現方法通常是采用分立元件或單片專用集成芯片。但其頻率不高,穩定性較差,且不易調試,開發和使用上都受到較大限制。隨著可編程邏輯器件(FPGA)的不斷發展,直接頻率合成(DDS)技術應用的越來越成熟,利用DDS原理在FPGA平臺上開發高性能的多種波形信號發生器與基于DDS芯片的信號發生器相比,成本更低,操作更加靈活。而且還能根據要求在線更新配置,系統開發趨于軟件化、自定義化。因此本文設計了基于FPGA的DDS信號發生器,該信號發生
[登陸后可查看全文]